NVIDIA未來繪圖芯片架構(gòu),臺積電7納米仍是主要供應(yīng)商
日前才正式發(fā)表新一代顯示卡的繪圖芯片大廠輝達(dá)(NVIDIA),日前又公告未來繪圖芯片的發(fā)展路線圖。其中,針對再下一代的代號Ampere的顯示卡,除了制程將升級到7納米節(jié)點之外,雖然性能還是未知數(shù),但是藉由7納米制程技術(shù)將會把繪圖芯片的芯片核心面積大幅降低,從現(xiàn)在754㎜2的GV102或者TU102的核心面積,將降低到440㎜2左右的核心面積。
根據(jù)國外科技網(wǎng)站《3DCenter》日前的報導(dǎo)指出,在NVIDIA自2016年到2020年的繪圖芯片路線圖中,可以看出當(dāng)前Volta及Turing的12納米制程芯片,以及未來的Ampere的7納米制程芯片發(fā)展。其中,在12納米制程的Volta與Turing芯片中,目前主要有3種核心。GV100的核心面積高達(dá)815㎜2。而GV102,也就是現(xiàn)在的TU102核心是754㎜2。至于GV014,也就是才剛發(fā)表的TU104核心面積,估算是來到500㎜2左右。
而在這樣的核心架構(gòu)下,雖然12奈米制程節(jié)點的繪圖芯片架構(gòu)更適合高性能計算及AI運算,而且Turing架構(gòu)的芯片還加入了游戲用的光線追蹤功能。但是,總體來說還是Volta的架構(gòu),芯片核心面積比Pascal大,成本也很高,對主流市場上的低階產(chǎn)品銷售不利。
因此,游戲玩家還是在等待下一代的7奈米制程Ampere芯片。雖然,現(xiàn)在連影子都還沒看到。不過,《3DCenter》網(wǎng)站根據(jù)7奈米制程的特點做了估算,使用新制程之后的繪圖芯片核心面積將會大幅降低,GA100會降至550㎜2左右,GA102核心降至440㎜2,GA104核心更只有290㎜2。另外,在主流市場的GA106只有190㎜2、GA107則是120㎜2,入門級的GA108核心只有67㎜2。因此,可說7奈米繪圖芯片核心面積較上一代下降了大概30%到40%,這對降低成本以及制造難度都有其幫助。
另外,預(yù)計NVIDIA的7奈米制程繪圖芯片也將是臺積電代工。而且根據(jù)臺積電的消息,與16奈米制程技術(shù)相比,臺積電的7奈米制程技術(shù)將提升35%的性能,降低65%的能耗。同時晶體管密度是之前的三倍。臺積電預(yù)計2019年初會推出內(nèi)含EUV技術(shù)的7奈米+制程技術(shù),晶體管密度將會再提升20%,功耗降低10%。屆時也會把芯片的性能再提升,更適合用在高效能的圖
來源:technews
Copy right?2007:All Reserved. 西安集成電路設(shè)計專業(yè)孵化器有限公司
辦公地址:陜西省西安市高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)科技二路77號光電園二層北 辦公電話:029-88328230 傳真:029-88316024
陜ICP備 19002690號
陜公安網(wǎng)備 61019002000194號